2008年5月26日 星期一
探析智慧化調適型省電設計
省電並非是今日才成為電子設計的重點訴求,早在TTL時代就已開始,例如74系列的邏輯IC有較快速運作的74F系列或較省電運用的74LS系列,之後1992年美國政府推倡綠色電腦(Green PC)的能源之星(Energy Star)省電規範。
然而,隨著運算的普及與運算需求的增加,省電的重視性正不斷在提升,加上油價等能源成本問題日益明顯,省電設計也就更加地急迫及嚴苛。
或許有人認為,只有倚賴電池的掌上、手持式裝置需要重視省電設計,若有車用電瓶或交流電插座就無須在意省電性,事實上即便今日的車用電子、家庭消費性電子也都一樣重視用電性,畢竟用電要歸算至長期的使用成本,就連重度運算機房內的伺服設備、交換設備、儲存設備也都開始重視用電,盡可能降低電力開銷在營運成本中所佔的比重。
因此,以下我們將從各種層級與角度,以多項列舉的方式來說明今日各種電子設計中的省電技術、機制。
《圖一 PowerWise Interface簡稱PWI,圖為一般PWI 2.0的系統概念圖,其中主控端(Master)為SoC晶片,受控端(Slave)為電源管理晶片,相互間並透過SCLK、SPWI兩線路來進行供電需求的溝通。》