2008年4月23日 星期三
協助消費性IC設計走向可預期的成功
DFM(Design For Manufacturing)市場前景看好的趨勢下,EDA的商機也日益蓬勃,在DFM市場中,消費性IC與上市時程(time-to-market)及單位成本(unit cost)有最直接的相關性。Synopsys為提供EDA工具的廠商,此次推出新一代的IC Compiler,為消費性IC設計提供便利的解決方案。
《圖一 Synopsys全球策略發展副總裁Kevin Maguire》
EDA是IC設計產業中相當重要的一環,屬於IC後段設計,以前的IC設計可分為前段與後段(from-and & back-end),現在則可以分為三部份,語言描述、邏輯合成與線路呈現。而EDA的功能在於協助合成後的線路呈現與驗證,關係著產品設計的良率(Yield),良率佳,成本自然就降低。
Synopsys IC Compiler最早開始在2005年上市,經過一年多來的不斷改進與修正,最新的IC Compiler融入了該公司design planner「JupiterXT」的技術,能夠延伸至整個平面規劃的流程(place and route)。並且在設計收斂(design closure)過程中提供signoff-driven,所謂的signoff-driven就是前端處理,後端確認的方式,類似銀行作業的形式。另外,還對使用多閾值電壓的低耗電化以及使用MT-CMOS功率門控的泄漏電流管理功能改進。並且通過更新電路庫標準-Liberty,提高了MT-CMOS功率門控的建模功能。對於DFM而言,則新增了可在設計過程中對良率進行預估的功能,例如,時序驅動型佈線展寬、金屬填充、冗餘過孔的插入等功能。
關鍵字 : Synopsys,EDA