2008年6月24日 星期二

PCI Express交換器與橋接器最佳化設計


   效能需求和實體層上的限制已使得平行匯流排連結架構成了過時的技術,下一代晶片間(chip to chip)的連結性設計已逐步過渡到序列性的標準上了。由於在現今電腦運算與嵌入式系統中,既有的PCI-X與PCI架構具有主宰性的地位,基於這些既有協定所發展出來的序列標準──PCI Express(PCIe)在這場互連性革命的早期階段就已展現出強大的市場影響力。
   
除了增加具有PCIe處理能力的元件及週邊晶片數目外,PCIe交換和橋接設備的出現具有另一個重要意義,也就是為伺服器和儲存應用的早期採用者解決其面臨的一些關鍵性系統問題。要在多個系統元件間提供互連性的能力,以及在PCIe區域間提供不斷進出的協定轉換,交換與橋接設備需要有最佳化的功能和架構,才能確保達成轉換到序列互連架構後對效能與系統成本目標上的承諾。
   
高效能互連性需求
   
PCI-X和PCI這一代的平行式協定已面臨一些重要的挑戰,也就是在既有的系統設計和電路板佈線的技術下,如何在要求對運算和週邊資源提供高效率運用的同時,還能保有很高的資料傳輸率。簡單來說,它們已無法達成在愈來愈短的距離或線徑下提供愈來愈快的傳輸速度設計要求。對於速度和效能的無止境需求、系統成本的持續增加,以及因在電路板設計及佈局上有更多的注意和努力而能快速進入市場(time-to-market),這些議題都促成業界轉移到序列互連技術上來。

關鍵字 : PCI Express