2008年6月24日 星期二

量身訂製的DSP元件設計策略


   許多嵌入式處理器都宣稱它們的功耗最低。但是事實上沒有一顆元件能在所有的應用中保持最低功耗,因為低功耗的定義與應用環境習習相關,適合某種應用的晶片設計很可能會給另一種應用帶來難題。可攜式應用多半是根據電池壽命來定義低功耗,這類應用的功能相當廣泛,操作模式也千變萬化。電信系統元件若要滿足應用電源需求,就必須在功率預算範圍內處理所要求的通道數目,同時透過封裝和電路板將功耗散逸,以確保元件保持在額定溫度範圍內;另外,這些基礎設施應用也很重視最大負載條件下的功耗。因此,為了達到功耗要求,DSP供應商會針對目標應用選擇最合適的元件製程、電路設計、電壓和頻率操作點以及整體架構。
   
省電技術
   
DSP供應商有許多技術可以用來降低功耗,並且達成效能目標,包括:
   

●選擇適當製程;
●電晶體設計技術;
●選擇正確的操作頻率和電壓;
●選擇正確的架構,包括整合度、記憶體架構和運算處理單元;
●採用散熱效率很高的封裝,確保元件保持在特定操作溫度範圍內。

功耗來源

關鍵字 : DSP,TI,德州儀器,德儀,微處理器